Article

Article title USAGE OF THE MULTILANGUAGE TRANSLATION IN VLSI RTL-SYNTHESIS ON HARDWARE DESCRIPTION LANGUAGES
Authors Yu.V. Chernukhin, M.Yu. Polenov, D.V. Bulgakov
Section SECTION VI. COMPUTER COMPLEXES OF NEW GENERATION AND NEUROCOMPUTERS
Month, Year 07, 2010 @en
Index UDC 004.4.4
DOI
Abstract The approach to models’ translation in the phase of VLSI RTL-synthesis implemented on basis of the Multilanguage translation tools is described. Such approach allows to create upgradable translators for behavioral models conversion from different hardware description languages into RTL-models and considerably expanding CADs capabilities.

Download PDF

Keywords Multilanguage translation; Multitranslator; RTL-synthesis; HDLs.
References 1. Максфилд К. Проектирование на ПЛИС. Архитектура, средства и методы. Курс молодого бойца. – М: Издательский дом «Додэка-ХХI», 2007. – 408 с.
2. Sharp R. Higher-Level Hardware Synthesis. – Berlin: Springer, 2004. – 198 p.
3. Томас Ф., Иванов А. САПР микроэлектроники. Этапы большого пути // Электроника. Наука, Технология, Бизнес. – М: РИЦ «Техносфера», 2006. – № 3. – С. 82-85.
4. Чернухин Ю.В., Поленов М.Ю. Инструментальная подсистема многоязыковой трансляции виртуальных моделирующих систем // Известия ТРТУ. – 2004. – № 3 (38). – С. 115-120.
5. Чернухин Ю.В., Гузик В.Ф., Поленов М.Ю. Подход к формированию внешних библиотек сред виртуального моделирования на базе мультиязыковой трансляции // Вестник компьютерных и информационных технологий. – 2008. – № 10. – С. 2-12.
6. Чернухин Ю.В., Поленов М.Ю., Левченко Д.В. Возможности применения среды мультитрансляции в качестве компилятора компиляторов // Искусственный интеллект. – Донецк: Изд-во «Наука i освiта». 2008. – № 4. – С. 712-720.
7. Чернухин Ю.В., Поленов М.Ю., Булгаков Д.В. Использование мультиязыковой трансляции при конверсии моделей, представленных на языках описания аппаратуры // Искусственный интеллект. – Донецк: Изд-во «Наука i освiта». 2009. – № 4. – С. 462-471.
8. VHDL Synthesis Reference. Altium Ltd, 2005. [Электронный ресурс]. Режим доступа: http://www.altium.com/files/learningguides/TR15%20VHDL% 20Synthesis%20Reference.pdf
9. Сергиенко А.М. VHDL для проектирования вычислительных устройств. – М: DiaSoft, 2003. – 208 с.
10. IEEE1076. Синтаксис языка VHDL. VHDL-обучающий портал. [Электронный ресурс]. Режим доступа: http://www.bsuir.by/vhdl/syntax/.
11. Altera Quartus II. Altera Corporation, 2010. [Электронный ресурс]. Режим доступа: http://www.altera.com/products/software/sfw-index.jsp.

Comments are closed.