Article

Article title HARDWARE REALIZATION OF NONLINEAR MATHEMATICAL FUNCTIONS FOR NEURAL NETWORK
Authors A.N. Bereza, M.V. Liyshov
Section SECTION VI. COMPUTER COMPLEXES OF NEW GENERATION AND NEUROCOMPUTERS
Month, Year 09, 2008 @en
Index UDC 004.896
DOI
Abstract This article is devoted a hardware-based realization of mathematical functions on the base of programmable logic device. The developed device will allow creating autonomous system processing information on the base programmable logic integrated circuit (PLD) with improved productivity.

Download PDF

Keywords Mathematical functions, PLD, VHDL, Quartus II.
References 1. Байков В.Д. Сомолов В.Б. Аппаратурная реализация элементарных функций в ЦВМ. – Л.: Изд-во Ленингр. ун-та, 1975. – 96 с.
2. Бандман О.А. Специализированные процессоры для высокопроизводительной обработки данных. – Новосибирск: Наука, 1988. – 204 с.
3. Шевкопляс Б.В. Микропроцессорные структуры. Инженерные решения. Справочник / 2-е изд. перераб. и доп. – М.: Радио и связь, 1990. – 512 с.
4. Партала О.Н. Цифровая электроника / Издание 2-е, дополненное – СПб: Наука и Техника, 2001. – 224 с.

Comments are closed.